L'interface parallèle fait référence à la norme d'interface qui utilise la transmission parallèle pour transmettre des données. Du registre de données parallèles le plus simple ou de la puce IC d'interface dédiée telle que 8255, 6820, etc., à des interfaces parallèles SCSI ou IDE plus complexes, il existe des dizaines de types. Les caractéristiques d'interface d'une interface parallèle peuvent être décrites de deux manières: 1. La largeur du canal de données transmis en parallèle, également connu sous le nom de nombre de bits transmis par l'interface; 2. Lignes de contrôle d'interface supplémentaires ou interactions utilisées pour coordonner la transmission de données en parallèle Les caractéristiques du signal. La largeur des données peut aller de 1 à 128 bits ou plus, et la plus couramment utilisée est de 8 bits, et 8 bits de données peuvent être transmis à la fois via l'interface. L'interface parallèle la plus couramment utilisée dans le domaine informatique est l'interface LPT.
Pendant la saisie de données: Le périphérique d'entrée envoie les données à l'interface en validant "Data Entry Ready". Lorsque l'interface envoie des données au registre tampon d'entrée, le signal "réponse d'entrée de données" est affirmé, et lorsque le périphérique reçoit le signal d'accusé de réception, le "signal d'entrée de données prêt" et les signaux de données sont désactivés. En même temps, le bit correspondant ("Data Ready") dans le registre d'état est valide pour l'interrogation de la CPU. Bien sûr, les interruptions peuvent également être utilisées pour envoyer des demandes d'interruption à la CPU. Après que la CPU a lu les données, l'interface réinitialise automatiquement le bit "Data input ready" dans le registre d'état. Ensuite, la CPU passe au processus d'entrée suivant.
Dans le processus de sortie de données: Lorsque les données transmises par la CPU sont envoyées au registre tampon de sortie de données, l'interface efface automatiquement le bit d'état "prêt à la sortie" dans le registre d'état et envoie les données au périphérique de sortie. le dispositif de sortie reçoit les données, un signal de réponse est envoyé à l'interface pour indiquer à l'interface que les données ont été reçues. Une fois que l'interface a reçu le signal, le bit d'état "prêt à la sortie" du registre d'état est mis à "1". Ensuite, la CPU passe au processus de sortie suivant.





